>
Dersin Adı Dersin Kodu Dersin Türü Dersin Düzeyi Dersin Yılı Dersin Verildiği Dönem AKTS Kredisi
Programlanabilir Yapılar BLM417 Seçmeli Lisans 4 Güz 5

Öğretim Elemanı Adı

Dr. Öğr. Üyesi Mehmet Ali ALTUNCU
Dr. Öğr. Üyesi Fidan KAYA GÜLAĞIZ
Doç. Dr. Suhap ŞAHİN

Dersin Öğrenme Kazanımları

1) Entegre devre üretim tekniklerini açıklar
2) Analog ve sayısal entegre tasarım ve yapım yöntemlerini açıklar.
3) VLSI tasarımda kullanılan mimarileri ve yapıları açıklar
4) Tasarlanan sayısal entegre veya sistemi programlanabilir yapılar üzerinde gerçekleştirir.
5) VHDL kullanarak kod yazar.

Program Yeterliliği İlişkisi

  Program Yeterlilikleri
1 2 3 4 5 6 7 8 9 10 11 12
Öğrenme Kazanımları
1 Yüksek Yüksek Yüksek Yüksek Orta Düşük Düşük     Düşük   Yüksek
2 Yüksek Yüksek Yüksek Yüksek Orta Düşük Düşük     Düşük   Yüksek
3 Yüksek Yüksek Yüksek Yüksek Orta Düşük Düşük     Düşük   Yüksek
4 Yüksek Yüksek Yüksek Yüksek   Düşük Düşük     Düşük   Yüksek
5 Yüksek Yüksek Yüksek Yüksek Orta Düşük Düşük     Düşük   Yüksek

Eğitim Şekli

Yüz Yüze

Ön Koşullar, Diğer Koşullar

Yok

Önerilen Destekleyici Dersler

İstenmemekte

Dersin İçeriği

Entegre devre tasarım yöntemlerinin incelenmesi. Tasarımda kullanılan farklı mimarilerin incelenmesi ve sayısal bir tasarımın programlanabilir yapılar üzerinde gerçekleştirilmesi.

Haftalık Ders İzlencesi

1) Entegre devre tasarım yöntemleri; uygulama yaklaşımları.
2) ASIC kavramı ve tasarım mimarisi; fiziksel yapı, elemanların tasarımı ve kullanımı.
3) Tasarım sentezleme, entegre devre test yöntemleri.
4) Temel tasarım süreci. Şematik Çizim ve Donanım Tanımlama Dilleri ile Tasarım
5) VLSI teknolojisi; devre küçültme, VLSI tasarımın gelişimi ve akışı.
6) CMOS üretim aşamaları; katman oluşturma, oksitleme, difüzyon, maskeleme, aşındırma, metalizasyon katmanı ve protokolleri.
7) CMOS teknolojisi; temel CMOS içerikleri, tersleyiciler, anahtarlar, ardışıl devreler, çoklayıcılar, azlayıcılar, Flip/Flop’lar.
8) Ara sınav/Değerlendirme
9) Programlanabilir lojik elemanların tarihsel gelişimi. PLA, PAL ve PROM.
10) Programlanabilir lojik elemanların tarihsel gelişimi. PLA, PAL ve PROM.
11) Gelişmiş PLD yapılarının incelenmesi. SPLD, EPLD ve CPLD.
12) Alan Programlanabilir Kapı Dizileri (FPGA) mimarisinin incelenmesi.
13) FPGA programlama teknolojileri. SRAM, EPROM ve Antisigorta yapıları.
14) FPGA’lerde temel bloklar. CLB, Arabağlantı hatları ve anahtar matrisi.
15) VHDL programlama dili ve CAD programları desteğiyle örnek bir entegre tasarımının oluşturulması.
16) Yarıyıl sonu sınavı

Önerilen/İstenen Ders Kaynakları

Planlanan Öğrenim Faaliyetleri Ve Eğitim Yöntemi

1) Anlatım
2) Benzetim
3) Örnek Olay
4) Problem Çözme
5) Proje Temelli Öğrenme


Değerlendirme Yöntemi ve Ölçütleri

Yarıyıl İçi Çalışmalarının Başarıya Oranı

50%

 

Sayı

Yüzde

Yarıyıl İçi Çalışmaları

Ara Sınav

1

50%

Ödev

1

50%

 

Yarıyıl Sonu Sınavının Başarıya Oranı

50%

Toplam

100%

Dersin Eğitim Dili

Türkçe

Mesleki Uygulama

İstenmemekte