>
Dersin Adı Dersin Kodu Dersin Türü Dersin Düzeyi Dersin Yılı Dersin Verildiği Dönem AKTS Kredisi
Programlanabilir Tümleşik Devreler MEH617 Seçmeli Lisans 3 Bahar 5

Öğretim Elemanı Adı

Prof. Dr. Ali TANGEL

Dersin Öğrenme Kazanımları

1) VHDL donanım programlama dilini öğrenmek ve bunun aracılığı ile sayısal devre tasarımı ve benzetimlerini yapabilmek
2) Xilinx ve Altera FPGA yapılarını ve tasarım kitlerini öğrenmek
3) FPGA deneme kitleri üzerinde sayısal tasarım gerçekleme ve testini yapabilmeyi öğrenmek
4) PSOC yapılarını ve PSOC kitleri kullanarak karma sinyal devre gerçeklemeyi öğrenmek
5) Modelsim benzetim programını öğrenmek

Program Yeterliliği İlişkisi

  Program Yeterlilikleri
1 2 3 4 5 6 7 8 9 10 11 12
Öğrenme Kazanımları
1 Orta Yüksek Yüksek Orta Orta Yüksek Düşük   Yüksek Düşük Orta Orta
2 Orta Yüksek Yüksek Orta Orta Yüksek Düşük   Yüksek Düşük Orta Orta
3 Orta Yüksek Yüksek Orta Orta Yüksek Düşük   Yüksek Düşük Orta Orta
4 Orta Yüksek Yüksek Orta Orta Yüksek Düşük Düşük Yüksek Düşük Orta Orta
5 Düşük Yüksek Yüksek Orta Düşük Yüksek Düşük   Yüksek Düşük Orta Orta

Eğitim Şekli

Yüz Yüze

Ön Koşullar, Diğer Koşullar

1) Sayısal Tasarım Dersini başarı ile tamamlamak.

Önerilen Destekleyici Dersler

Sayısal TasarımElektronik-2

Dersin İçeriği

Programlama Teknolojileri, Basit ve Kompleks Programlanabilir Sayısal Tümleşik Devreler, Alan Programlanabilir Kapı Dizileri (FPGA), FPGA Mimarilerinin İncelenmesi, FPGA Programlama Metotları, VHDL Donanım Tanımlama Diline Giriş, VHDL ile Sayısal Devre Tasarımı, VHDL ve Şematik Kullanarak FPGA Üzerinde Sayısal Devre Tasarımı, FPGA Uygulama Örnekleri, Modelsim Benzetim Programı ve Kullanımı, Tek Yonga Üzerinde Karma Sinyal Programlanabilen Sistemler (Cypress PSoC), PSOC ile Yeniden Düzenlenebilir Devre Tasarımları ve uygulama örnekleri.

Haftalık Ders İzlencesi

1) Programlama Teknolojileri
2) Basit ve Kompleks Programlanabilir Sayısal Tümleşik Devreler
3) Alan Programlanabilir Kapı Dizileri (FPGA'lar)
4) FPGA Mimarilerinin İncelenmesi
5) FPGA Programlama Metotları
6) VHDL Donanım Tanımlama Diline Giriş
7) VHDL uygulama örnekleri
8) Ara sınav/Değerlendirme
9) Modelsim Benzetim Programı ve Kullanımı
10) Tek Yonga Üzerinde Karma Sinyal Programlanabilen Sistemler (Cypress PSoC)
11) PSoC uygulamaları
12) PSoC uygulamaları
13) Dönem projelerinin sunumu ve demostrasyonu
14) Dönem projelerinin sunumu ve demostrasyonu
15) Dönem projelerinin sunumu ve demostrasyonu
16) Yarıyıl sonu sınavı

Önerilen/İstenen Ders Kaynakları

1- Volnei A. Pedroni, "Circuit Design with VHDL" MIT Press,
2- The Design Warrior's Guide to FPGAs by Clive Max Maxfield (2004)
3- Lecture Notes
4- Ders kaynak kitabı, ders notları, programların eğitim kılavuzları, Programlama kitlerine ait dokümanlar.
5- Text book, Lecture notes, Software tutorials, documents related to design kits.
6- 2 haftada bir örnek tasarım ödevleri verilir
7- Students are given design homeworks biweekly.

Planlanan Öğrenim Faaliyetleri Ve Eğitim Yöntemi

1) Anlatım
2) Benzetim
3) Laboratuvar/Çalıştay
4) Problem Çözme
5) Proje Temelli Öğrenme


Değerlendirme Yöntemi ve Ölçütleri

Yarıyıl İçi Çalışmalarının Başarıya Oranı

60%

 

Sayı

Yüzde

Yarıyıl İçi Çalışmaları

Proje

1

40%

Kısa Sınav

1

10%

Ara Sınav

1

40%

Ödev

1

10%

 

Yarıyıl Sonu Sınavının Başarıya Oranı

40%

Toplam

100%

Dersin Eğitim Dili

İngilizce

Mesleki Uygulama

İstenmemekte